GSM-R直放站数字下变频的FPGA实现
汪媚
2011-10-10
发表期刊通信技术
ISSN1002-0802
卷号44期号:10页码:83-85+87
摘要数字下变频器(DDC,Digital Down Converter)是GSM-R直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。利用FPGA的芯片特性以及先进的软件分析和实现工具,实现了基于FPGA的数字下变频,重点研究了数字下变频器的数控振荡器NCO和多级滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-4XC4VSX35设计实现了适用于GSM-R直放站的数字下变频器,并对其进行了硬件仿真与验证,结果表明提出的方案正确可行,在工程应用中具有一定的参考价值。
关键词数字下变频 直放站 数控整荡器 现场可编程门阵列
URL查看原文
语种中文
原始文献类型学术期刊
文献类型期刊论文
条目标识符http://ir.library.ouchn.edu.cn/handle/39V7QQFX/87048
专题国家开放大学福建分部
作者单位福建广播电视大学
第一作者单位国家开放大学福建分部
第一作者的第一单位国家开放大学福建分部
推荐引用方式
GB/T 7714
汪媚. GSM-R直放站数字下变频的FPGA实现[J]. 通信技术,2011,44(10):83-85+87.
APA 汪媚.(2011).GSM-R直放站数字下变频的FPGA实现.通信技术,44(10),83-85+87.
MLA 汪媚."GSM-R直放站数字下变频的FPGA实现".通信技术 44.10(2011):83-85+87.
条目包含的文件
条目无相关文件。
个性服务
查看访问统计
谷歌学术
谷歌学术中相似的文章
[汪媚]的文章
百度学术
百度学术中相似的文章
[汪媚]的文章
必应学术
必应学术中相似的文章
[汪媚]的文章
相关权益政策
暂无数据
收藏/分享
相关推荐
WCDMA信号数字下变频的FPGA实现
WCDMA信号数字下变频的FPGA实现
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。