时钟产生电路中高频生成器的分析与设计
姚丽娜
2008-04-20
发表期刊微电子学
ISSN1004-3365
卷号No.214期号:02页码:218-221
摘要分析了目前常用的高频生成器的电路结构及其优缺点,提出了一种新的高频生成器电路结构。该电路完全由数字逻辑门构成,结构简单;同时,倍频系数可达10以上;在参考时钟频率为100 MHz时,可以实现1 GHz以上输出时钟的高频输出。
关键词延迟锁定环 时钟产生电路 高频生成器
URL查看原文
收录类别北大核心
语种中文
资助项目国家自然科学基金资助项目(60676016);湖南省高校科研基金资助项目(06D064)
原始文献类型学术期刊
文献类型期刊论文
条目标识符http://ir.library.ouchn.edu.cn/handle/39V7QQFX/103652
专题国家开放大学湖南分部
作者单位湖南广播电视大学 长沙410004
第一作者单位国家开放大学湖南分部
第一作者的第一单位国家开放大学湖南分部
推荐引用方式
GB/T 7714
姚丽娜. 时钟产生电路中高频生成器的分析与设计[J]. 微电子学,2008,No.214(02):218-221.
APA 姚丽娜.(2008).时钟产生电路中高频生成器的分析与设计.微电子学,No.214(02),218-221.
MLA 姚丽娜."时钟产生电路中高频生成器的分析与设计".微电子学 No.214.02(2008):218-221.
条目包含的文件
条目无相关文件。
个性服务
查看访问统计
谷歌学术
谷歌学术中相似的文章
[姚丽娜]的文章
百度学术
百度学术中相似的文章
[姚丽娜]的文章
必应学术
必应学术中相似的文章
[姚丽娜]的文章
相关权益政策
暂无数据
收藏/分享
相关推荐
一种密封式交换机
一种智慧校园可拼接桌椅套件
电大在线平台视频课件学习效果的对比实验
基于MAS的动态协作任务求解模型与算法
胎压监测系统研究与应用
基于FPGA的网络流量计设计与实现
X微处理器FPGA仿真的研究与实现
复杂诊断系统的MAS分布式协作方法
无源RFID标签天线接口电路研究与实现
在双端口SRAM中实现同步硬件原语
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。